計畫名稱及編號 |
擔任工作 |
起訖年月 |
補助機關 |
Image Coding using Discrete Wavelet Transform: NSC85-2213-E-239-004
計畫金額: 243,000 元 |
主持人 |
1995/8~1996/7 |
國科會 |
The Design and Implementation of a Low Bit-rate Image Coding System (I): 85-O-B1-E6-01
計畫金額: 157,500 元 |
主持人 |
1996/8~1997/7 |
聯合工商教育基金會 |
The Design and Implementation of a Low Bit-rate Image Coding System (II): 85-0-B1-E6-01-2
計畫金額: 63,600 元 |
主持人 |
1997/8~1997/12 |
聯合工商教育基金會 |
『教育部技專院校超大型積體電路』教改計畫
計畫金額: 2,500,000 元 |
共同
主持人 |
1997/8~2000/7 |
教育部 |
High Speed VLSI Designs for Image Processing Applications (I)(II)(III)
計畫金額: 2,100,000 元 |
協同
主持人 |
1996/7~1999/6 |
中山科學研究院 |
The Design and Implementation of Testing System for FPGA Chips: 87-0-B1-E6-05
計畫金額: 127,200 元 |
主持人 |
1998/1~1998/12 |
聯合工商教育基金會 |
結合影像加密與編碼的新混沌演算法及其 VLSI 架構: NSC88-2215-E-239-003
計畫金額: 428,200 元 |
共同
主持人 |
1998/8~1999/7 |
國科會 |
The Design and Implementation of a Image Encryption and Decryption System: 88-0-B1-E6-03
計畫金額: 146,280 元 |
主持人 |
1999/1~1999/12 |
聯合工商教育基金會 |
具有安全保密之網際網路電話系統設計與研製 : NSC89-2213-E-239-003
計畫金額: 398,500 元 |
主持人 |
1999/8~2000/7 |
國科會 |
可與多種系統結合之低運算量加密演算法及其 VLSI 架構 : NSC89-2212-E-239-002
計畫金額: 315,800 元 |
共同
主持人 |
1999/8~2000/7 |
國科會 |
高品質網際網路電話系統研究及其關鍵性模組之 DSP 實現 : 89-0-B1-E6-02
計畫金額: 120,840 元 |
主持人 |
2000/1~2000/12 |
聯合工商教育基金會 |
應用於多媒體傳輸之階層式資料保密系統設計 : NSC89-2213-E-239-011
計畫金額: 386,900 元 |
主持人 |
2000/8~2001/7 |
國科會 |
應用於訊號加密與編碼的快速混沌類神經網路的設計與實現 : NSC89-2612-E-239-002
計畫金額: 207,700 元 |
共同
主持人 |
2000/8~2001/7 |
國科會 |
通用型二維細包自治轉換演算法及其 VLSI 架構設計 : NSC89-2213-E-239-009
計畫金額: 480,100 元 |
共同
主持人 |
2000/8~2001/7 |
國科會 |
階層式多媒體資料保密系統 : 90-0-B1-E6-01
計畫金額: 131,440 元 |
主持人 |
2001/1~2001/12 |
聯合工商教育基金會 |
結合語音資料保密與 G.729 錯誤重建功能之網際網路電話傳輸技術 :
NSC90-2213-E-194-059
計畫金額: 421,200 元 |
主持人 |
2001/8~2002/7 |
國科會 |
教育部顧問室九十一會計年度
「超大型積體電路與系統設計」教育改進計畫
計畫金額: 1,000,000 元 |
主持人 |
2002/1~2002/12 |
教育部 |
『 效能導向的架構可調整式暨可程式化之低功率晶片系統設計平台 』子計畫三:「針對晶片系統設計平台所需之應用程式效能分析工具與參數化硬體加速器之設計
NSC91-2218-E-194-004
計畫金額: 684,300 元 |
主持人 |
2002/8~2003/7 |
國科會 |
『 效能導向的架構可調整式暨可程式化之低功率晶片系統設計平台 』總計畫
NSC91-2218-E-194-001
計畫金額: 1,644,200 元 |
共同
主持人 |
2002/8~2003/7 |
國科會 |
中部科學園區推動計畫:雙頻三模無線區域網路及其晶片系統設計平台之研究
NSC91-2218-E-194-011
計畫金額: 5,732,000 元 |
共同
主持人 |
2002/12~
2003/12 |
國科會 |
『低功率多媒體晶片系統之貼心 (UniCore) 處理器』子計畫五:低功率多媒體晶片系統之貼心 (UniCore) 處理器之特製功能單元設計及參數化多媒體演算法韌體資料庫之開發 (1/3)
NSC92-2220-E-194-006
計畫金額: 799,800 元 |
主持人 |
2003/8/1~
2004/7/31 |
國科會 |
『低功率多媒體晶片系統之貼心 (UniCore) 處理器』總計畫 (1/3)
NSC92-2220-E-194-001
計畫金額: 2,666,800 元 |
共同
主持人 |
2003/8/1~
2004/7/31 |
國科會 |
『支援彈性即時資料流與資料索引功能之 MPEG4/7 音訊及視訊編碼器 / 解碼器』總計畫 (I)
NSC92-2218-E-194-005
計畫金額: 1,373,700 元 |
主持人 |
2003/8/1~
2004/7/31 |
國科會 |
『支援彈性即時資料流與資料索引功能之 MPEG4/7 音訊及視訊編碼器 / 解碼器』子計畫二: MPEG4/7 晶片系統之視訊處理器與參數化移動估測 / 補償矽智財設計 (I)
NSC92-2218-E-194-006
計畫金額: 591,800 元 |
主持人 |
2003/8/1~
2004/7/31 |
國科會 |
『應用於晶片系統之超低功率處理器技術』總計畫 (1/3)
NSC92-2220-E-194-008
計畫金額: 3,880,000 元 |
共同
主持人 |
2003/11/1~
2004/7/31 |
國科會 |
『應用於晶片系統之超低功率處理器技術』子計畫四:應用於晶片系統中超低功率處理器之多媒體演算法及架構最佳化設計技術 (1/3)
NSC92-2220-E-194-012
計畫金額: 607,200 元 |
共同
主持人 |
2003/11/1~
2004/7/31 |
國科會 |
教育部顧問室九十三會計年度
「超大型積體電路與系統設計」教育改進計畫 - 課程推廣計畫
課程名稱 :低功率多媒體視訊數位矽智財設計
(00277-01)
計畫金額: 750,000 元 |
主持人 |
2004/3/1~
2004/12/31 |
教育部 |
『低功率多媒體晶片系統之貼心 (UniCore) 處理器』總計畫 (2/3)
NSC93-2220-E-194-006
計畫金額: 3,382,100 元 |
共同
主持人 |
2004/8/1~
2005/7/31 |
國科會 |
『低功率多媒體晶片系統之貼心 (UniCore) 處理器』子計畫五:低功率多媒體晶片系統之貼心 (UniCore) 處理器之特製功能單元設計及參數化多媒體演算法韌體資料庫之開發 (2/3)
NSC93-2220-E-194-007
計畫金額: 793,800 元 |
主持人 |
2004/8/1~
2005/7/31 |
國科會 |
通曉內容之多媒體資料壓縮 / 索引系統及數位矽智財 / 晶片設計-總計畫 (1/3)
NSC93-2215-E-194-006
計畫金額: 2,211,600 元 |
主持人 |
2004/8/1~
2005/7/31 |
國科會 |
通曉內容之多媒體資料壓縮 / 索引系統及數位矽智財 / 晶片設計-子計畫二: CAMCI 系統之 H.264 視訊處理器整合驗證及低功率 / 高效能 ME/MC 數位矽智財 / 晶片設計 (1/3)
NSC93-2215-E-194-004
計畫金額: 613,800 元 |
主持人 |
2004/8/1~
2005/7/31 |
國科會 |
『應用於晶片系統之超低功率處理器技術』總計畫 (2/3)
NSC93-2220-E-194-008
計畫金額: 4,317,300 元 |
共同
主持人 |
2004/8/1~
2005/7/31 |
國科會 |
『應用於晶片系統之超低功率處理器技術』子計畫四:應用於晶片系統中超低功率處理器之多媒體演算法及架構最佳化設計技術 (2/3)
NSC93-2220-E-194-012
計畫金額: 945,600 元 |
共同
主持人 |
2004/8/1~
2005/7/31 |
國科會 |
MPEG-4 Video Encoding Firmware Development for VDSP
093-01240-01
計畫金額: 624,000 元 |
主持人 |
2004/11/1~
2005/6/30 |
勇領科技 |
整合型防偽 RFID 晶片可行性評估研究
計畫金額: 528,000 元 |
主持人 |
2005/7/1~
2005/11/30 |
優仕達資訊 |
『低功率多媒體晶片系統之貼心 (UniCore) 處理器』子計畫五:低功率多媒體晶片系統之貼心 (UniCore) 處理器之特製功能單元設計及參數化多媒體演算法韌體資料庫之開發 (3/3)
NSC94-2220-E-194-002
計畫金額: 947,000 元 |
主持人 |
2005/8/1~
2006/7/31 |
國科會 |
通曉內容之多媒體資料壓縮 / 索引系統及數位矽智財 / 晶片設計-總計畫 (2/3)
NSC94-2215-E-194-003
計畫金額: 2,381,000 元 |
主持人 |
2005/8/1~
2006/7/31 |
國科會 |
通曉內容之多媒體資料壓縮 / 索引系統及數位矽智財 / 晶片設計-子計畫二: CAMCI 系統之 H.264 視訊處理器整合驗證及低功率 / 高效能 ME/MC 數位矽智財 / 晶片設計 (2/3)
NSC94-2215-E-194-002
計畫金額: 766,000 元 |
主持人 |
2005/8/1~
2006/7/31 |
國科會 |
『應用於晶片系統之超低功率處理器技術』子計畫四:應用於晶片系統中超低功率處理器之多媒體演算法及架構最佳化設計技術 (3/3)
NSC94-2220-E-194-012
計畫金額: 959,000 元 |
共同
主持人 |
2005/8/1~
2006/7/31 |
國科會 |